benchmark.co.kr verilog 시계[디지털 논리 회로] > benchmark7 | benchmark.co.kr report

verilog 시계[디지털 논리 회로] > benchmark7

본문 바로가기

benchmark7


[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다. ]


verilog 시계[디지털 논리 회로]

페이지 정보

작성일 20-11-07 11:15

본문




Download : verilog 시계[디지털 논리 회로.hwp





timescale 100ns/1ns
input c1k,reset;
else
reg [5:0] comma_a, sec_b, min_b, hour_b;
end
설명
(c1k,reset,comma_a,sec_b,sec_a,min_b,min_a,hour_b,hour_a,night_a,c1k_b,c1k_c);
output [5:0] comma_a, sec_b, min_b, hour_b;
-시뮬레이션 하는데 시간이 걸려 분단위 이상은 구현이 힘들어 별도의 module을 사용하여 구현하였습니다.
verilog 시계[디지털 논리 회로-2008_01_.gif verilog 시계[디지털 논리 회로-2008_02_.gif verilog 시계[디지털 논리 회로-2008_03_.gif verilog 시계[디지털 논리 회로-2008_04_.gif verilog 시계[디지털 논리 회로-2008_05_.gif

hour_a = 0;

순서

begin

Download : verilog 시계[디지털 논리 회로.hwp( 22 )



night_a = 4hA;

c1k_b = -1;
output c1k_c;

verilog 시계[디지털 논리 회로]
begin

reg [4:0] sec_a, min_a;

c1k_c = 0;

1. 기본 시계 제작 (0.1초~1분단위, 스탑워치)
다. end

c1k_c = 0;
sec_b = 0;
레포트 > 공학,기술계열
always @ (posedge c1k or posedge reset)


verilog 시계,디지털 논리 회로,논리회로

output [2:0] hour_a;
min_a = 0;
min_b = 0;
output [17:0] c1k_b;
output [4:0] sec_a, min_a;



reg [3:0] night_a;


begin
c1k_c <= 1;

모듈 및 시뮬레이션
output [3:0] night_a;
initial

reg c1k_c;
c1k_b <= 0;

if (c1k_b == 18d99999)
c1k_b <= c1k_b + 1;

2. hour 단위 구현을 위한 testbench & module
comma_a=0;
hour_b = 0;




reg [17:0] c1k_b;
end
end
module timer_go

sec_a = 0;
begin
reg [2:0] hour_a;


모듈 및 시뮬레이션 1. 기본 시계 제작 (0.1초~1분단위, 스탑워치) 2. hour 단위 구현을 위한 testbench & module -시뮬레이션 하는데 시간이 걸려 분단위 이상은 구현이 힘들어 별도의 module을 사용하여 구현하였습니다.
Total 17,289건 1 페이지

검색

REPORT 74(sv75)



해당자료의 저작권은 각 업로더에게 있습니다.

benchmark.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다 ]]

[저작권이나 명예훼손 또는 권리를 침해했다면 이메일 admin@hong.kr 로 연락주시면 확인후 바로 처리해 드리겠습니다.]
If you have violated copyright, defamation, of rights, please contact us by email at [ admin@hong.kr ] and we will take care of it immediately after confirmation.
Copyright © benchmark.co.kr All rights reserved.